TIがPLD市場に参入、最大40のロジック素子をノーコード設計で構成可能
ノーコードツールでPLDの回路プログラミングを2分で完了
TPLDファミリーの回路プログラミングは、無償で提供されるツール「InterConnect Studio」を用いれば、VerilogやVHDLなどのHDL(ハードウェア記述言語)を用いることなくノーコードで設計できる。InterConnect StudioはGUIベースのツールであり、部品をドラッグアンドドロップで接続して微調整を行うだけで回路を構成できる。米国TI ロジック製品 システム マネージャのホセ・ゴンザレス氏は「HDLによるコーディングだと30分かかるが、InterConnect Studioを使えば2分で完了する」と強調する。 TIは広範なロジック製品を60年にわたって展開してきたが、PLDを市場投入するには今回が初のこととなる。例えば、TPLDファミリーを使うことで、ディスクリートロジック部品で構成するCANバスのアービトレーション回路の部品数を80%、面積を94%、受動素子数を50%削減できるとし、その効果の大きさを示している。 米国TI ロジック製品 プロダクト マーケティング マネージャのルーク・トローブリッジ氏「車載用や産業用の要件を満足する小規模のPLDは選択肢が限られていたが、TPLDファミリーはその課題を解決し得る。InterConnect Studioによるノーコードでの回路構成も高い評価が得られるのではないか」と述べている。
MONOist